Differenze
Queste sono le differenze tra la revisione selezionata e la versione attuale della pagina.
Entrambe le parti precedenti la revisioneRevisione precedenteProssima revisione | Revisione precedenteProssima revisioneEntrambe le parti successive la revisione |
sezione_3c [2019/01/27 14:46] – [6 Livelli logici e circuiti] admin | sezione_3c [2020/01/28 17:22] – [3 Funzioni logiche primarie] admin |
---|
Osserviamo che: | Osserviamo che: |
* tranne che per la porta NOT le funzioni logiche possono avere più di due ingressi | * tranne che per la porta NOT le funzioni logiche possono avere più di due ingressi |
* per ogni funzione sono definiti dei simboli MIL e IEEE; i primi sono i più utilizzati | * per ogni funzione sono definiti dei simboli MIL e ANSI/IEEE(([[http://www.ti.com/lit/ml/sdyz001a/sdyz001a.pdf|qui]] un confronto e una spiegazione dei simboli)); i primi sono i più utilizzati |
| |
| |
* l'espressione minimizzata della funzione logica si ottiene come somma di questi prodotti | * l'espressione minimizzata della funzione logica si ottiene come somma di questi prodotti |
| |
Nell'individuare i "rettangoli" bisogna quelli più grandi possibili e che permettono di "coprire" tutti gli 1 con meno rettangoli. | Nell'individuare i "rettangoli" bisogna prendere quelli più grandi possibili che permettono di "coprire" tutti gli 1 con meno rettangoli. |
| |
L'esempio 12 mostra come applicare il procedimento: dalla tabella della verità si ricava la prima espressione canonica, poi costruita la mappa si individuano 2 possibili soluzioni equivalenti (3 rettangoli da 2 caselle) e quindi i termini da sommare. E' proposto anche il circuito che realizza la funzione con delle porte logiche. | L'esempio 12 mostra come applicare il procedimento: dalla tabella della verità si ricava la prima espressione canonica, poi costruita la mappa si individuano 2 possibili soluzioni equivalenti (3 rettangoli da 2 caselle) e quindi i termini da sommare. E' proposto anche il circuito che realizza la funzione con delle porte logiche. |